Projektowanie układów cyfrowych z wykorzyst. VHDL (6482670975)

11 dni do końca
cena kup teraz
54,60 zł
Koszty dostawy
  • E-PRZESYŁKA / Paczka48 Odbiór w Punkcie 8,00 zł
  • List polecony ekonomiczny 9,90 zł
  • E-PRZESYŁKA / Paczka48 Odbiór w Punkcie 11,00 zł
  • lokalizacja: Bytom
  • czas wysyłki: 24 godziny
  • stan: nowy
  • okładka: twarda
  • kondycja: bez śladów używania
Informacje


UWAGA!
Odpowiadamy w dni robocze w godzinach
8:00 - 16:00

Telefon:
32 750-02-25

napisz do nas

67 1090 2011 0000 0001 0361 7012


Projektowanie układów cyfrowych z wykorzystaniem języka VHDL
Marek Zwoliński
wydawnictwo: WKŁ -Wydawnictwa Komunikacji i Łączności Sp.z o.o.
ISBN: 9788320616354
54,6
*cena z VAT

wydanie 2 uaktualnione
format: B5
stron: 408 (rys. 191, tab. 10)
oprawa: twarda

W książce przedstawiono metody komputerowego projektowania układów cyfrowych za pomocą modeli opisanych w języku VHDL.
Po każdym rozdziale zamieszczono ćwiczenia do samodzielnego rozwiązania, a na końcu podano odpowiedzi do wybranych ćwiczeń.
Odbiorcy książki: pracownicy naukowi i studenci wydziałów informatyki, elektroniki, telekomunikacji, mechatroniki (automatyki) i elektrotechniki wyższych uczelni technicznych oraz inżynierowie zajmujący się projektowaniem układów cyfrowych.

SPIS TREŚCI:

PRZEDMOWA 9
Zmiany wprowadzone w drugim wydaniu 10
Układ książki 10 Jak korzystać z tej książki? 13
Zasoby WWW 14
Podziękowania 14

1. WPROWADZENIE 15
1.1. Nowoczesne układy cyfrowe 15
1.2. Technologia CMOS 20
1.3. Logika programowalna 26
1.4. Własności elektryczne 31
Podsumowanie 33
Literatura uzupełniająca 33
Ćwiczenia 34

2. PROJEKTOWANIE UKŁADÓW KOMBINACYJNYCH 35
2.1. Algebra Boole’a 35
2.2. Bramki logiczne 38
2.3. Projektowanie układów kombinacyjnych 39
2.4. Przebiegi czasowe 47
2.5. Kody liczbowe 49
Podsumowanie 53
Literatura uzupełniająca 53
Ćwiczenia 54

3. MODELOWANIA UKŁADÓW KOMBINACYJNYCH
W JĘZYKU VHDL 55
3.1. Jednostki i architektury 55
3.2. Identyfikatory, spacje i komentarze 57
3.3. Listy połączeń 58
3.4. Przypisania do sygnału 61
3.5. Klauzula generic 63
3.6. Stałe i porty niepodłączone 64
3.7. Jednostki testowe 65
3.8. Konfiguracje 66
Podsumowanie 68
Literatura uzupełniająca 69
Ćwiczenia 69

4. KOMBINACYJNE BLOKI FUNKCJONALNE 71
4.1. Bufory trójstanowe 71
4.2. Dekodery 77
4.3. Multipleksery 84
4.4. Kodery priorytetowe 86
4.5. Sumatory 90
4.6. Układy kontroli bitu parzystości 94
4.7. Jednostki testowe dla bloków kombinacyjnych 97
Podsumowanie 100
Literatura uzupełniająca 100
Ćwiczenia 100

5. PROJEKTOWANIE SYNCHRONICZNYCH UKŁADÓW SEKWENCYJNYCH 102
5.1. Synchroniczne systemy sekwencyjne 102
5.2. Modele synchronicznych systemów sekwencyjnych 103
5.3. Algorytmiczne automaty stanów 107
5.4. Synteza na podstawie diagramów ASM 112
5.5. Automaty stanów w VHDL 122
5.6. Jednostki testowe dla automatów stanów 133
Podsumowanie 136
Literatura uzupełniająca 136
Ćwiczenia 137

6. MODELE SEKWENCYJNYCH BLOKÓW LOGICZNYCH W JĘZYKU VHDL 140
6.1. Zatrzask 140
6.2. Przerzutniki synchroniczne 144
6.3. Przerzutniki typy JK i T 154
6.4. Rejestry i rejestry przesuwne 158
6.5. Liczniki 161
6.6. Pamięć 169
6.7. Sekwencyjne układy mnożące 174
6.8. Jednostki testowe dla bloków sekwencyjnych 176
Podsumowanie 180
Literatura uzupełniająca 181
Ćwiczenia 181

7. ZŁOŻONE SYSTEMY SEKWENCYJNE 183
7.1. Powiązane automaty stanów 183
7.2. Część sterująca i operacyjna systemu cyfrowego 187
7.3. Instrukcje 190
7.4. Prosty mikroprocesor 191
7.5. Model prostego mikroprocesora w języku VHDL 196
Podsumowanie 205
Literatura uzupełniająca 205
Ćwiczenia 206

8. SYMULACJA MODELI NAPISANYCH W JĘZYKU VHDL 207
8.1. Symulacja sterowana zdarzeniami 207
8.2. Symulacja modeli w języku VHDL 212
8.3. Cechy dobrego modelu w języku VHDL dla potrzeb symulacji 215
8.4. Operacje na plikach 216
Podsumowanie 218
Literatura uzupełniająca 218
Ćwiczenia 219

9. SPECYFIKACJA UKŁADÓW CYFROWYCH W JĘZYKU VHDL DLA POTRZEB SYNTEZY 220
9.1. Modelowanie układów cyfrowych w języku VHDL na poziomie RTL dla potrzeb syntezy 222
9.2. Ograniczenia w przypadku syntezy 235
9.3. Synteza modeli układów cyfrowych opisanych w języku VHDL z wykorzystaniem programowalnych struktur logicznych FPGA 239
9.4. Modelowanie układów cyfrowych w języku VHDL na poziomie zachowania dla potrzeb syntezy 243
9.5. Weryfikacja wyników syntezy 250
Podsumowanie 252
Literatura uzupełniająca 252
Ćwiczenia 252

10. TESTOWANIE SYSTEMÓW CYFROWYCH 256
10.1. Potrzeba testowania 256
10.2. Modele błędów 257
10.3. Generowanie wektorów testowych zorientowanych na błędy 259
10.4. Symulacja błędów 265
10.5. Symulacja błędów w języku VHDL 270
Podsumowanie 280
Literatura uzupełniająca 280
Ćwiczenia 280

11. PROJEKTOWANIE ZORIENTOWANE NA MOŻLIWOŚĆ TESTOWANIA 283
11.1. Usprawnianie metod testowania
typu ad hoc 284
11.2. Projektowanie strukturalne dla potrzeb testowania 285
11.3. Wbudowane samotestowanie 287
11.4. Testowanie krawędziowe (standard IEEE 1149.1) 297
Podsumowanie 305
Literatura uzupełniająca 306
Ćwiczenia 306

12. PROJEKTOWANIE ASYNCHRONICZNYCH UKŁADÓW SEKWENCYJNYCH 309
12.1. Układy asynchroniczne 309
12.2. Analiza układów asynchronicznych 313
12.3. Projektowanie asynchronicznych układów sekwencyjnych 317
12.4. Asynchroniczne automaty stanów 325
12.5. Czasy ustalania i podtrzymania a metastabilność 330
Podsumowanie 338
Literatura dodatkowa 338
Ćwiczenia 339

13. INTERFEJS ZE ŚWIATEM ANALOGOWYM 342
13.1. Przetworniki cyfrowo-analogowe 342
13.2. Przetwornik analogowo-cyfrowy 344
13.3. Język VHDL-AMS 347
13.4. Pętla synchronizacji fazowej 357
13.5. Symulatory języka VHDL-AMS 361
Podsumowanie 363
Dalsze publikacje 363
Ćwiczenia 363

DODATEK A. STANDARDY JĘZYKA VHDL 364
A.1. Język VHDL i powiązane z nim standardy 364
A.2. Różnice pomiędzy standardem 1076-2002 a 1076-1993 366
A.3. Różnice pomiędzy standardem 1076-1993 a 1076-1987 367
A.4. Język VHDL w roku 200x 368

DODATEK B. VERILOG 370

DODATEK C. PAKIETY ZE ZMIENNYMI DZIELONYMI 376

BIBLIOGRAFIA 382
ODPOWIEDZI DO WYBRANYCH PROBLEMÓW 384


wysyłka gratis
metody płatności
  • PayU
  • Zwykły przelew bankowy
    • Bank Zachodni WBK S.A. 67 1090 2011 0000 0001 0361 7012
płatność z góry
maksymalnie w paczce
Przesyłka kurierska 13,00 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: 100
przybliżony czas realizacji: 2 dni
List polecony priorytetowy 12,50 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: 3
przybliżony czas realizacji: 2 dni
List polecony ekonomiczny 9,90 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: 3
przybliżony czas realizacji: 4 dni
Pocztex Kurier48 12,00 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: 100
przybliżony czas realizacji: 3 dni
Odbiór osobisty po przedpłacie 0,00 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: -
przybliżony czas realizacji: 1 dzień
E-PRZESYŁKA / Paczka48 Odbiór w Punkcie 8,00 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: 100
przybliżony czas realizacji: 3-4 dni
płatność przy odbiorze
maksymalnie w paczce
Przesyłka kurierska pobraniowa 20,00 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: 100
przybliżony czas realizacji: 2 dni
Pocztex Kurier48 pobraniowy 14,00 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: 100
przybliżony czas realizacji: 3 dni
Odbiór osobisty 0,00 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: -
przybliżony czas realizacji: 1 dzień
E-PRZESYŁKA / Paczka48 Odbiór w Punkcie 11,00 zł
kolejna sztuka: 0,00 zł
maksymalnie w paczce: 100
przybliżony czas realizacji: 3-4 dni
zwrot towaru w ramach odstąpienia od umowy
Jako konsument możesz zwrócić większość przedmiotów kupionych od Firm na Allegro (wyjątki i zasady zostały opisane na stronie Pomocy oraz w zakładce "Informacje od Sprzedającego"). Poinformuj sprzedającego o odstąpieniu od umowy (nie musisz podawać powodu odstąpienia). Masz na to 14 dni kalendarzowych od otrzymania towaru, chyba że sprzedający wyznacza na to dłuższy termin.

Od daty złożenia oświadczenia o odstąpieniu od umowy masz kolejne 14 dni kalendarzowych na odesłanie towaru. Sprzedawca powinien zwrócić Ci pieniądze w ciągu 14 dni od chwili otrzymania oświadczenia o odstąpieniu od umowy. Sprzedający może wstrzymać się z odesłaniem środków do czasu otrzymania przedmiotu.
dodatkowe informacje
Wystawiam faktury VAT
Zgadzam się na sprzedaż użytkownikom serwisów Aukro.cz oraz Aukro.ua

dane sprzedawcy

Itoiowo jest ksiegarnią internetową firmy H.K.T.”EWA” Sp.J. NIP 626-033-56-11 Zarejestrowaną w Sądzie Rejonowym w Katowicach KRS 0000089667 41-902 Bytom ul. Piekarska 96/13 tel.32 7500 225, tel/faks 32 281 18 18 Serdecznie zapraszamy poniedziałek- piątek w godz.8-16

kontakt

  • 322811818
    czynne od poniedziałku do piatku w godz. 8:00 do 16:00

zwroty

czas na zwrot: 14 dni

adres do zwrotu:
 
Zwrot towaru: Zwrot zakupionego towaru najlepiej z dowodem zakupu np. paragonem lub Fakturą Vat, bez podania przyczyny jest możliwy w ciągu 14 dni liczonych od daty odebrania towaru.

reklamacje

Reklamacje: *Produkty podlegające reklamacji prosimy odsyłać na podany adres księgarni. *Wszystkie towary dostępne na aukcjach objęte są roczną gwarancją producenta. *Podstawą reklamacji może być np. paragon lub faktura vat. *Wszystkie towary są nowe. *Wymianie podlega po odesłaniu towar z opisem uszkodzenia i dokumentem zakupu, po wcześniejszym uzgodnieniu z obsługą księgarni, telefonicznie, e-mail lub w innej dogodnej formie dla nabywcy. *Towar zostanie wymieniony na wolny od wad.

pozostałe informacje

Na życzenie pakujemy książki w ozdobny papier ! GRATIS !!! Idealne rozwiązanie dla osób, które kupią książkę na prezent. * wybierz aukcję * dokonaj wpłaty BEZ DODATKOWYCH KOSZTÓW ZA PAPIER I PAKOWANIE * wyślij nam adres wysyłki wraz z informacją że ma to być traktowane jako prezent * wysyłamy towar,zapakowany w ozdobny papier, paragon w zaklejonej kopercie. *jeśli chcesz dodać życzenia lub inną treść wyślij nam ją także mailem Pozdrawiamy i zapraszamy na udane zakupy - zespół Itoiowo